晶振輸出邏輯對(duì)頻率有什么影響,又怎樣盡可能降低抖動(dòng)?
輸出邏輯是Oscillator所特有的屬性,其表示晶振頻率信號(hào)輸出之后會(huì)以什么樣的波形呈現(xiàn);輸出邏輯通常有兩種模式,一種是單端輸出一種是差分輸出,其中輸出包含正弦輸出和削頂正弦輸出以及方波輸出,而差分輸出的話一般就是差分晶振所用,但是目前已經(jīng)出現(xiàn)一些在SPXO有源晶振也會(huì)掛載;那么晶振的輸出邏輯對(duì)頻率有什么影響呢,使用什么樣的輸出方式可盡可能的降低抖動(dòng)呢?
想要達(dá)到這樣的目的,那么就必須要對(duì)各種輸出邏輯有一定認(rèn)識(shí)和理解;而振蕩器的輸出邏輯大概有11種,這里我們就不一一列舉了,就挑其中幾種較為常見(jiàn)的來(lái)說(shuō)明一下.
首先是CMOS,HCMOS以及LVCMOS;CMOS,HCMOS和LVCMOS都屬于互補(bǔ)金屬氧化物半導(dǎo)體類別.它們是最適合低頻時(shí)鐘(通常低于250MHz)的方波數(shù)字輸出.這允許在時(shí)鐘輸出和芯片輸入之間直接連接.在大多數(shù)情況下,可以使用低值串聯(lián)電阻器來(lái)有效減少信號(hào)反饋并保持可靠的信號(hào)完整性.
其次是正弦波和削頂正弦波,正弦波-是晶體或石英晶體振蕩器電路的標(biāo)準(zhǔn)或”自然”信號(hào)輸出.它由一個(gè)基本正弦頻率輸出組成.線性正弦波輸出可在所有輸出中提供最佳的相位噪聲性能.這些非常適合需要高質(zhì)量輸出信號(hào)的應(yīng)用.削波正弦波-正弦波輸出受到控制,因此不會(huì)達(dá)到其最大高電平或低電平.這樣,您將創(chuàng)建一個(gè)方波輸出,而不會(huì)犧牲任何所需的相位噪聲性能.
再就是LVPECL,LVPECL為千兆位以太網(wǎng)和光纖通道的使用奠定了良好的基礎(chǔ).LVPECL就像LVDS在電氣上一樣,但提供更大的差分電壓擺幅和稍低的電源效率.LVPECL的輸出可能會(huì)帶來(lái)挑戰(zhàn),因?yàn)樾枰私觼?lái)發(fā)射電壓.同樣,芯片中的差分電路可能具有不同的輸入容差.確保檢查是否正確端接以達(dá)到最佳性能.
最后就是LVDS了,LVDS類似于LVPECL輸出,但是LVDS的功耗較低,并且電壓擺幅較小.LVDS通常用于滿足時(shí)鐘分配或背板收發(fā)器等高速數(shù)據(jù)傳輸需求.為了獲得更高的數(shù)據(jù)速率,通常首選HCSL,CML或LVPECL,但與LVDS相比,其功耗更高.其他好處包括降低了對(duì)噪聲的敏感性,并且易于在CMOSIC中實(shí)現(xiàn).
但是LVDS有明顯的缺點(diǎn),那就是是與PECL相比,其抖動(dòng)性能降低,但是正在尋求新技術(shù)以實(shí)現(xiàn)與LVPECL相同水平的抖動(dòng)性能.
一般來(lái)說(shuō),如果要得到更低的抖動(dòng)性能,會(huì)采用LVPECL,LVDS,CMOS這三種輸出方式;但是根據(jù)上述來(lái)看,很明顯使用LVDS的石英晶振抖動(dòng)性能比LVPECL要差一些,它表現(xiàn)出的優(yōu)越性能是功耗低,所以這種輸出更適合于用在需要降低功耗的產(chǎn)品上.但是出去另外兩者之外它又是最適合的地抖動(dòng)振蕩器的.
晶振輸出邏輯對(duì)頻率有什么影響,又怎樣盡可能降低抖動(dòng)?